LAPORAN AKHIR 1 M2




1. Jurnal
 [Kembali]




2. Alat dan Bahan [Kembali]
a. Jumper
Gambar 1. Jumper

b.Panel DL 2203D 
c.Panel DL 2203C 
d.Panel DL 2203S
Gambar 2. Modul De Lorenzo


Bahan (proteus)
a. IC 74Ls112(JK filp flop)





Gambar 3. IC 74LS112


b. IC 7404

Gambar 4. IC 7404


c. IC 7432
Gambar 5. IC 7432




b. Power DC

Gambar 6. Power DC

c. Switch (SW-SPDT)

Gambar 7. Switch


d. Logicprobe atau LED
Gambar 8. Logic Probe

3. Rangkaian Simulasi [Kembali]


4. Prinsip Kerja Rangkaian [Kembali]

   
     Pada JK flipflop terdapat inputan kaki S dan R. Dimana J-K flip flop akan aktif jika dalam keadaan aktif low ( bernilai 0 ), Sedangkan pada percobaan J-K flip flop dalam kondisi bernilai 1 , maka pada rangkaian ini kaki J-K flip-flop dapat kita abaikan dan fokus pada inputan kaki J-K saja.Dapat dilihat pada perintah kondisi yang kami ambil yaitu dimana inputan J bernilai 0 dan kaki inputan kaki K bernilai 1. Setelah rangkaian kita jalankan , diperoleh output pada Q adalah bernilai 0 dan Q' bernilai 1. Keadaan ini sesuai dengan tabel kebenaran J-K flip-flop. Dan juga Pada Clock aktif low sinyal akan berganti naik turun saat keadaan fall time yaitu dari keadaan 1 ke 0.

    Selanjutnya D Flip Flop,prinsipnya hampir sama dengan J-K flip flop, dimana D Flip-Flop akan aktif jika dalam keaadaan aktif low( inputan R dan S bernilai 0), sedangkan pada kondisi yang kami pilih inputan kaki R dan S bernilai 1, sehingga kita akan fokus ke kaki inputan D dan juga Clock .
Sesuai tabel kebenaran inputan D aktif atau berlogika 1 akan menghasilkan output Q=1 dan Q' nya akan bernilai 0. Pada clocknya termasuk aktif high yang outputnya akan berpindah saat kondisi rise time yaitu perpindahan dari kondisi 0 ke kondisi 1.
      
5. Video Rangkaian [Kembali]


6. Analisa [Kembali]
A. Analisa output yang terjadi pada J-K Flip Flop dan D Flip Flop pada setiap kondisi percobaan!
Jawab : 

  a) Pada kondisi pertama, B6, B5, B4, B3, dan B2 dalam kondisi don`t care, B1=1            dan B0=0
      Output yang didapatkan pada kondisi ini adalah pada J-K flip flop adalah                 Q=0 dan Q`= 1 , karena pada J-K flip flop output Q dan Q` itu berlawanan. Begitu juga pada D flip-flop , output keluarannya adalah Q=0 dan Q` =1, dimana kaki R dan S dalam kondisi aktif low

b)Pada kondisi kedua, B6, B5, B4, B3, dan B2 dalam kondisi don`t care, B1=0            dan B0=1
       Output yang didapatkan pada kondisi ini adalah kebalikan dari kondisi sebelumnya , dimana output dari J-K flip-flop adalah Q=1 & Q`=0, Begitu juga dengan D flip-flop nilai outputnya berlawanan dari kondisi sebelumnya yaitu Q=1 & Q` =0

c)Pada kondisi kedua, B6, B5, B4, B3, dan B2 dalam kondisi don`t care, B1=0            dan B0=0
    Output yang dihasilkan oleh kedua flip-flop adalah Q=1 & Q`=1, dimana pada J-K flip-flop dalam keadaan toogle, hal ini sesuai dengan tabel kebenaran dari J-K flip flop 

d)Pada kondisi keempat B6= kondisi sebelumnya B5, B4, B2=0,  B3=clock , B1=1          dan B0=1
    Pada kondisi ini output yang dihasilkan oleh kedua flip-flop sama dengan output pada percobaan pertama, dimana Q=0 & Q`=1 (pada J-K flip flop) dan Q=0 &Q`=1 (pada D flip-flop)

e)Pada kondisi kelima, B6= kondisi sebelumnya B5, B4, B1,B0=1,  B3=clock , B2=0          Pada kondisi ini diperoleh output pada J-K flip flop yaitu Q=0 &Q`=1, karena pada kondisi ini , berdasarkan prinsip kerja , inputan J bernilai 1 sehingga diperoleh nilai output Q bernilai 1 juga , sedangkan Q` adalah kebalikan dari Q yaitu bernilai 0. Dan juga pada D flip flop diperoleh output Q =0 dan Q`=1 , hal ini terjadi karena inputan R dan S dalam kondisi active low dan inputan D bernilai 0

f)Pada kondisi keenam , B6= 0 B5= don`t care  B4=1 B3=clock , B2,B1,B0=1, 
    Pada kondisi ini diperoleh output pada J-K flip flop adalah Q=1 dan Q`=0, sedangkan pada D flip flop diperoleh output Q=0 dan Q`=1

g) Pada kondisi ketujuh, B6&B5,B4=1  dilepas, B3 = Clock B2.B1,B0=1
    Pada kondisi ini diperoleh output pada J-K flip flop yaitu Q=1 & Q`=1 atau disebut dengan keadaan toogle. Dan pada D flip flop tidak memiliki nilai output karena pada percobaan ini B6&B5 tidak terhubung

Simulasi Rangkaian klik disini
Video Praktikum klik disini
Datasheet XOR 4030 klik disini
Datasheet NOT klik disini
Datasheet OR 4071 klik disini
Datasheet AND 4073 klik disini
Datasheet LED klik disini
Datasheet Resistor klik disini
Datasheet Switch klik disini

Tidak ada komentar:

Posting Komentar

Entri yang Diunggulkan

                                     BAHAN PRESENTASI UNTUK MATAKULIAH                                                 ELEKTRONIKA 2022 Nama...

Postingan Populer