LAPORAN AKHIR 2 M2




1. Jurnal
 [Kembali]



2. Alat dan Bahan [Kembali]
a. Jumper
Gambar 1. Jumper

b.Panel DL 2203D 
c.Panel DL 2203C 
d.Panel DL 2203S
Gambar 2. Modul De Lorenzo


Bahan (proteus)
a. IC 74Ls112(JK filp flop)





Gambar 3. IC 74LS112


b. IC 7404

Gambar 4. IC 7404


c. IC 7432
Gambar 5. IC 7432




b. Power DC

Gambar 6. Power DC

c. Switch (SW-SPDT)

Gambar 7. Switch


d. Logicprobe atau LED
Gambar 8. Logic Probe

3. Rangkaian Simulasi [Kembali]


4. Prinsip Kerja Rangkaian [Kembali]
Pada percobaan 2 ini kami  menggunakan Modul d'Lorenzo dimana kondisinya yaitu :
  • Input B0 kami  sambungkan ke input R pada J-K Flip Flop
  • Input B1 kami  sambungkan ke input S pada J-K Flip Flop
  • Input B2 kami sambungkan ke input CLK pada J-K Flip Flop
  • Kaki J dan K kami sambungkan ke VCC

  T Flip-flop merupakan rangkaian flip-flop dari pengembangan  S-R Flip-flop yang kedua inputannya dihubungkan menjadi satu. Jika input T nya aktif dan dipengaruhi oleh clock maka outputnya akan berubah dan jika T tidak aktif walaupun dipengaruhi oleh clock maka outputnya tidak berubah. 
         Pada T flip-flop menggunakan prinsip kerja jika  inputan kaki S dan R  akan bernilai 1, yang otomatis  inputan kaki R dan S dapat diabaikan.Karena inputan dari kaki R dan S dapat dikatakan aktif ketika bernilai 0 ( dalam keadaan aktif Low ). 
Karena inputan R dan S bernilai 1 ,maka kita akan fokus pada kaki inputan J dan K . Pada kondisi ini B0=1, B1=1, dan B2= 1, oleh karena itu, nilai inputan J dan K akan bernilai 1, sehingga T akan bernilai 1.Ketika T aktif dan clock dalam kondisi aktif, maka output dari Q akan berubah, namun ketika T tidak aktif walaupun clock dalam kondisi aktif, maka nilai Q tidak akan berubah atau tetap seperti dengan keadaan sebelumnya (Qn+1 = Q).

5. Video Rangkaian [Kembali]


6. Analisa [Kembali]
 
1) Apa yang terjadi jika input T diberi logika (low)
    Tidak akan terjadi perubahan, karena T flip-flop hanya akan berubah (toogle) apabila input  T diberi trigger pada rise time saja 

2) Apa perbedaan ketika input clock T flip-flop diberi input risetime dan falltime?
       Berdasarkan percobaan , apabila Clock pada T flip-flop diberikan input risetime (0 ke 1), tidak terjadi perubahan , karena pada kaki inputan clock terdapat not( aktif ketika input 0 ). Sedangkan apabila clock diberi kondisi falltime (1 ke 0 ), maka terjadi perubahan karena pada saat falltime,  di clock T akan aktif
     
7. Link Download [Kembali]
Download HMTL klik disini
Download Simulasi Rangkaian klik disini
Download Video Praktikum klik disini
Download Datasheet XOR 4030 klik disini
Download Datasheet NOT klik disini
Download Datasheet OR 4071 klik disini
Download Datasheet AND 4073 klik disini
Download Datasheet LED klik disini
Download Datasheet Resistor klik disini
Download Datasheet Switch klik disini

Tidak ada komentar:

Posting Komentar

Entri yang Diunggulkan

                                     BAHAN PRESENTASI UNTUK MATAKULIAH                                                 ELEKTRONIKA 2022 Nama...

Postingan Populer